XC3S100E-4TQG144C XC3S100E-4TQG144I XC3S100E-4VQG100C XC3S100E-4VQG100I
XILINX QFP Spartan-3 XC3S100E XC3S100ICs FPGA de la serie completa
XC3S100E-4TQG144C
XC3S100E-4TQG144I
XC3S100E-4VQG100C
XC3S100E-4VQG100I
| Categoría | Circuitos Integrados (ICs) |
| Familia | Integrado - FPGAs (Field Programmable Gate Array) |
| Mfr | Xilinx Inc. |
| Serie | Spartan-3 XC3S100E XC3S100 |
| Paquete | Bandeja |
| Paquete / Estuche | 208-BFQFP |
| Número de producto base |
XC3S100E-4TQG144C XC3S100E-4TQG144I XC3S100E-4VQG100C XC3S100E-4VQG100I XC2S100-5TQ144I XC2S100-5TQG144I XC2S100E-6FTG256C XC2S100E-6PQG208C |
Introducción:
La familia Spartan®-3A de matrices de puertas programables en campo (FPGA) resuelve los desafíos de diseño en la mayoría de las aplicaciones electrónicas de alto volumen, sensibles a los costos e intensivas en E/S. La familia de cinco miembros ofrece densidades que van desde 50.000 a 1,4 millones de puertas del sistema, como se muestra en la Tabla 1. Las FPGA Spartan-3A son parte de la familia Extended Spartan-3A, que también incluye las Spartan-3AN no volátiles y las FPGA DSP Spartan-3A de mayor densidad. La familia Spartan-3A se basa en el éxito de las familias anteriores de FPGA Spartan-3E y Spartan-3. Las nuevas características mejoran el rendimiento del sistema y reducen el costo de la configuración. Estas mejoras de la familia Spartan-3A, combinadas con la tecnología de proceso de 90 nm probada, ofrecen más funcionalidad y ancho de banda por dólar que nunca, estableciendo el nuevo estándar en la industria de la lógica programable. Debido a su costo excepcionalmente bajo, las FPGA Spartan-3A son ideales para una amplia gama de aplicaciones de electrónica de consumo, incluido el acceso de banda ancha, las redes domésticas, la visualización/proyección y los equipos de televisión digital. La familia Spartan-3A es una alternativa superior a los ASIC programados con máscara. Las FPGA evitan el alto costo inicial, los largos ciclos de desarrollo y la inflexibilidad inherente de los ASIC convencionales, y permiten actualizaciones de diseño en campo.
Características:
• Solución lógica de muy bajo costo y alto rendimiento para aplicaciones de alto volumen y conscientes de los costos
• La fuente VCCAUX de doble rango simplifica el diseño solo de 3,3 V
• Los modos de suspensión e hibernación reducen la energía del sistema
• Pines de interfaz SelectIO™ multivoltaje y multiestándar
• Hasta 502 pines de E/S o 227 pares de señales diferenciales
• E/S LVCMOS, LVTTL, HSTL y SSTL de un solo extremo
• Señalización de 3,3 V, 2,5 V, 1,8 V, 1,5 V y 1,2 V
• Impulso de salida seleccionable, hasta 24 mA por pin
• El estándar QUIETIO reduce el ruido de conmutación de E/S
• Compatibilidad completa de 3,3 V ± 10% y cumplimiento de intercambio en caliente.
• Velocidad de transferencia de datos de más de 640 Mb/s por E/S diferencial
• E/S diferencial LVDS, RSDS, mini-LVDS, HSTL/SSTL con resistencias de terminación diferencial integradas
• Soporte de doble velocidad de datos (DDR) mejorado
• Soporte DDR/DDR2 SDRAM de hasta 400 Mb/s
• Soporte de tecnología PCI® de 32/64 bits, 33/66 MHz totalmente compatible
• Abundantes y flexibles recursos lógicos • Densidades de hasta 25.344 celdas lógicas, incluido el registro de desplazamiento opcional o soporte de RAM distribuida
• Multiplexores anchos eficientes, lógica amplia
• Lógica de acarreo anticipado rápido
• Multiplicadores mejorados de 18 x 18 con tubería opcional
• Puerto de programación/depuración JTAG IEEE 1149.1/1532
• Arquitectura de memoria SelectRAM™ jerárquica
• Hasta 576 Kbits de RAM de bloque rápido con habilitación de escritura de bytes para aplicaciones de procesador
• Hasta 176 Kbits de RAM distribuida eficiente
• Hasta ocho administradores de reloj digital (DCM)
• Eliminación de la asimetría del reloj (bucle de fase bloqueada)
• Síntesis de frecuencia, multiplicación, división
• Desplazamiento de fase de alta resolución
• Amplio rango de frecuencia (5 MHz a más de 320 MHz)
• Ocho redes de reloj globales de baja asimetría, ocho relojes adicionales por medio dispositivo, más abundante enrutamiento de baja asimetría
• Interfaz de configuración a PROMs estándar de la industria
• PROM Flash serie SPI de bajo costo y ahorro de espacio
• PROM Flash NOR paralelo x8 o x8/x16 BPI
• Xilinx® Platform Flash de bajo costo con JTAG
• Identificador único de ADN del dispositivo para la autenticación del diseño
• Cargar múltiples flujos de bits bajo el control de FPGA
• Verificación CRC posterior a la configuración
• Soporte completo del software del sistema de desarrollo Xilinx ISE® y WebPACK™ más el kit de inicio Spartan-3A
• Procesadores integrados MicroBlaze™ y PicoBlaze
• Empaquetado QFP y BGA de bajo costo, opciones sin plomo
• Las huellas comunes admiten una fácil migración de densidad
• Compatible con ciertas FPGA no volátiles Spartan-3AN
• Compatible con FPGA DSP Spartan-3A de mayor densidad
• Versión XA Automotive disponible

